課程資訊
課程名稱
交換電路與邏輯設計
Switching Circuit and Logic Design 
開課學期
106-1 
授課對象
電機工程學系  
授課教師
楊家驤 
課號
EE2012 
課程識別碼
901 32300 
班次
01 
學分
3.0 
全/半年
半年 
必/選修
必修 
上課時間
星期四8(15:30~16:20)星期五8,9(15:30~17:20) 
上課地點
博理112博理112 
備註
本系優先
總人數上限:120人 
Ceiba 課程網頁
http://ceiba.ntu.edu.tw/1061EE2012_01 
課程簡介影片
 
核心能力關聯
核心能力與課程規劃關聯圖
課程大綱
為確保您我的權利,請尊重智慧財產權及不得非法影印
課程概述

本課程為數位電路與系統設計之入門課程,將帶領同學了解二元邏輯基本原理與應用。
 

課程目標
本課程之目標為引發同學對數位系統與電路設計之興趣與培養手動實作能力,讓同學提早接觸數位系統設計。本課程為數位系統與電路設計之進階課程(如「數位電路設計」、「數位積體電路設計」、「電子設計自動化導論」、「計算機組織與架構」)之銜接課程,所習的之實作能力對於未來修習相關課程有極大幫助。  
課程要求
預修科目: 無 
預期每週課後學習時數
 
Office Hours
 
參考書目
無(將提供實驗講義) 
指定閱讀
Charles. H. Roth, Jr. & Larry L. Kinney, Fundamentals of Logic Design, 7th edition, CENGAGE Learning, 2014.
 
評量方式
(僅供參考)
 
No.
項目
百分比
說明
1. 
Quiz 
10% 
 
2. 
Final project 
35% 
 
3. 
Midterm exam  
35% 
 
4. 
Lab 
20% 
 
 
課程進度
週次
日期
單元主題
第1週
  Ch 1 Introduction, Number Systems 
第2週
  Ch 2 Boolean Algebra 
第3週
  Ch 3 Boolean Algebra (Continued) 
第4週
  Ch 4 Applications of Boolean Algebra 
第5週
  Ch 5 Karnaugh Maps; Ch 7 Multi-Level Gate Circuits; NAND NOR Gates 
第6週
  Quiz 1 (Ch 1-4); Ch 7 Multi-Level Gate Circuits; NAND NOR Gates 
第7週
  Ch 8 Combinational Ckt Design (skip Fig 8-12, 8-14) 
第8週
  Ch 9 Multiplexers Decoders and PLDs (skip 9.7, 9.8, and Shannon’s expansion (eqs. 9-10~12) will be included in the exam.) 
第9週
  Review Session; Midterm (Ch1-9)  
第10週
  Ch 11 Latches and FFs, Combinational Circuit Design using Altera Quartus II 
第11週
  Ch 12 Registers and Counters  
第12週
  Ch 12 Registers and Counters 
第13週
  Ch 13 Analysis of Clocked Sequential Ckts, Sequential Circuit Design using Altera Quartus II 
第14週
  Ch 14 Derivation of State Graphs and Tables ( Skip Examples 2 & 3 in Sec. 14.3) 
第15週
  Quiz 2 (Ch 11-13) 
第16週
  Ch 15 Reduction of State Tables (15.1 to 15.3) 
第17週
  Ch 16 Sequential Ckt Design (16.1 to 16.4) 
第18週
  Final Exam