課程名稱 |
交換電路與邏輯設計 Switching Circuit and Logic Design |
開課學期 |
105-1 |
授課對象 |
電機工程學系 |
授課教師 |
江介宏 |
課號 |
EE2012 |
課程識別碼 |
901 32300 |
班次 |
03 |
學分 |
3 |
全/半年 |
半年 |
必/選修 |
必修 |
上課時間 |
星期四7(14:20~15:10)星期五8,9(15:30~17:20) |
上課地點 |
電二106電二106 |
備註 |
本系優先 總人數上限:80人 |
Ceiba 課程網頁 |
http://ceiba.ntu.edu.tw/1051EE2012_LD03 |
課程簡介影片 |
|
核心能力關聯 |
核心能力與課程規劃關聯圖 |
課程大綱
|
為確保您我的權利,請尊重智慧財產權及不得非法影印
|
課程概述 |
「交換電路與邏輯設計」課程將介紹如何以「開關」(switch)作為實現布林邏輯與設計數位電路之基本元件,並介紹如何有系統地優化交換電路(switching circuit)。
課程內容包括:
Introduction
- Number Systems and Conversion
Boolean Algebra and its Applications
- Combinational Logic Design and its Minimization
- Karnaugh Maps and Two-Level Logic Minimization
- Multi-Level Gate Circuits
- Combinational Circuit Design
- Multiplexers, Decoders, and Programmable Logic Decices
Sequential Logic Design and its Minimization
- Latches and Flip-Flops
- Registers and Counters
- Analysis of Clock Sequential Circuits
- Derivation of State Graphs and Tables
- Reduction of State Tables
- Sequential Circuit Design
- Circuits for Arithmetic Operations
Hardware Description Language: Verilog (basics) |
課程目標 |
數位系統在我們的日常生活中無所不再,「交換電路與邏輯設計」課程將帶領同學們進入「零」與「壹」的世界,了解二元邏輯如何能勝任所有的計算工作。
本課程將提供其他進階課程﹝如「數位積體電路設計」、「電子設計自動化導論」、「計算機組織與架構」、「邏輯合成與驗證」、「積體電路測試」等課程﹞之入門知識。 |
課程要求 |
無預修科目 |
預期每週課後學習時數 |
|
Office Hours |
|
參考書目 |
|
指定閱讀 |
C. H. Roth Jr. Fundamentals of Logic Design, 7th Edition, Cengage Learning, 2013 |
評量方式 (僅供參考) |
|
週次 |
日期 |
單元主題 |
第1週 |
9/15,9/16 |
Holiday (Mid-Autumn Festival Long Weekend) |
第2週 |
9/22,9/23 |
(9/22) §1 Introduction, Number Systems and Conversion (9/23) §1 Introduction, Number Systems and Conversion; §2 Boolean Algebra |
第3週 |
9/29,9/30 |
(9/29) §2 Boolean Algebra; (9/30) §3 Boolean Algebra (Continued) |
第4週 |
10/06,10/07 |
(10/06, 10/07) §4 Applications of Boolean Algebra |
第5週 |
10/13,10/14 |
(10/13) §5 Karnaugh Maps; (10/14) §5 Karnaugh Maps, §7 Multi-Level Gate Circuits |
第6週 |
10/20,10/21 |
(10/20) Quiz (§1 ~ §4); (10/21) §7 Multi-Level Gate Circuits |
第7週 |
10/27,10/28 |
(10/27, 10/28) §8 Combinational Circuit Design (skip §8.1 and §8.2) |
第8週 |
11/03,11/04 |
(11/03, 11/04) §9 Multiplexers, Decoders, and Programmable Logic Devices (skip §9.7) |
第9週 |
11/10,11/11 |
(11/10) Review Session; (11/11) Midterm Exam (§1~§9) |
第10週 |
11/17,11/18 |
(11/17) §11 Latches and Flip-Flops; (11/18) Combinational Circuit Design Using Altera Quartus II (held by TA) |
第11週 |
11/24,11/25 |
(11/24) §11 Latches and Flip-Flops; (11/25) §12 Registers and Counters |
第12週 |
12/01,12/02 |
(12/01) §12 Registers and Counters; (12/02) §13 Analysis of Clocked Sequential Circuits |
第13週 |
12/08,12/09 |
(12/08) §13 Analysis of Clocked Sequential Circuits; (12/09) Sequential Circuit Design Using Altera Quartus II (held by TA) |
第14週 |
12/15,12/16 |
(12/15, 12/16) §14 Derivation of State Graphs and Tables (skip Examples 2, 3 of §14.3) |
第15週 |
12/22,12/23 |
(12/22) Quiz 2 (§11 ~ §13); (12/23) §15 Reduction of State Tables (§15.1 ~ §15.3) |
第16週 |
12/29,12/30 |
(12/29, 12/30) §16 Sequential Circuit Design (§16.1 ~ §16.4) |
第17週 |
1/05,1/06 |
(01/05) Presentation of Selected Projects [start at 13:20]; (01/06) Supplementary Materials |
第18週 |
1/12, 1/13 |
(01/12) Review Session; (01/13) Final Exam |
|