課程資訊
課程名稱
積體電路設計
Integrated Circuit Design 
開課學期
110-2 
授課對象
學程  全電化都會運輸系統基礎技術學分學程  
授課教師
盧奕璋 
課號
EE3020 
課程識別碼
901 40500 
班次
 
學分
3.0 
全/半年
半年 
必/選修
選修 
上課時間
星期二7,8,9(14:20~17:20) 
上課地點
電二106 
備註
修習本科需修過電子學(一)及電子學(二)。全電化運輸學程-核心課程。
總人數上限:75人 
Ceiba 課程網頁
http://ceiba.ntu.edu.tw/1102_ICD 
課程簡介影片
 
核心能力關聯
核心能力與課程規劃關聯圖
課程大綱
為確保您我的權利,請尊重智慧財產權及不得非法影印
課程概述

1. Fabrication
2. Layouts
3. Devices
4. Speed
5. Power
6. Wires
7. Scaling, Reliability, Variability
8. Gates
9. Sequencing
10. Verilog-HDL
11. Datapath
12. Memory
13. Test
14. Methodology
15. Clock/power Distribution 

課程目標
數位積體電路設計之理論基礎與工具使用 
課程要求
預修課程
1. 電子學(一)及電子學(二)
2. 交換電路與邏輯設計 
預期每週課後學習時數
 
Office Hours
 
參考書目
 
指定閱讀
Neil H. E. Weste and David M. Harris, Integrated Circuit Design, 4th edition, Pearson. 
評量方式
(僅供參考)
 
No.
項目
百分比
說明
1. 
Midterm 
32% 
 
2. 
Final 
32% 
 
3. 
Final Project 
16% 
 
4. 
Assignments 
20% 
 
 
課程進度
週次
日期
單元主題
第1週
2/15  Introduction 
第2週
2/22  Speed -1 
第3週
3/01  Speed -2 
第4週
3/08  SPICE 
第5週
3/15  Gate/Wire 
第6週
3/22  Sequencing -1 
第7週
3/29  IC Design Flow 
第8週
4/05  Holiday 
第9週
4/12  Midterm 
第10週
4/19  Sequencing -2 
第11週
4/26  Datapath -1 
第12週
5/03  Datapath -2 
第13週
5/10  Datapath -3 
第14週
5/17  Memory -1 
第15週
5/24  Memory -2 20210609_ICD_H5.pdf 為去年公布的作業 今年為參考練習用 不需繳交 也不會提供解答 
第16週
05/31  Final Exam 標準格式答案紙 (共7頁)
Final Exam 題目 (共4頁) 
第17週
  Supplementary Material - Part 1 (20220517_ICD_T8.pdf 的播放檔 22020517_ICD_T8.pptx 放在NTU Cool) 
第18週
  Supplementary Material - Part 2