課程資訊
課程名稱
積體電路設計
Integrated Circuit Design 
開課學期
109-2 
授課對象
學程  全電化都會運輸系統基礎技術學分學程  
授課教師
盧奕璋 
課號
EE3020 
課程識別碼
901 40500 
班次
 
學分
3.0 
全/半年
半年 
必/選修
選修 
上課時間
星期三7,8,9(14:20~17:20) 
上課地點
電二229 
備註
全電化運輸學程-核心課程
總人數上限:60人 
Ceiba 課程網頁
http://ceiba.ntu.edu.tw/1092ICDesign 
課程簡介影片
 
核心能力關聯
核心能力與課程規劃關聯圖
課程大綱
為確保您我的權利,請尊重智慧財產權及不得非法影印
課程概述

1. Fabrication
2. Layouts
3. Devices
4. Speed
5. Power
6. Wires
7. Scaling, Reliability, Variability
8. Gates
9. Sequencing
10. Verilog-HDL
11. Datapath
12. Memory
13. Test
14. Methodology
15. Clock/power Distribution 

課程目標
數位積體電路設計之理論基礎與工具使用 
課程要求
預修課程
1. 電子學(一)及電子學(二)
2. 交換電路與邏輯設計 
預期每週課後學習時數
 
Office Hours
 
參考書目
 
指定閱讀
N. Weste and D. Harris, Integrated Circuit Design, 4th Ed., Pearson, 2011 
評量方式
(僅供參考)
 
No.
項目
百分比
說明
1. 
Midterm 
33% 
 
2. 
Final 
33% 
 
3. 
Homework/Project 
34% 
 
 
課程進度
週次
日期
單元主題
第1週
2/24  Introduction 
第2週
3/03  Fabrication & Device 
第3週
3/10  (1:20 提早上課)CAD Tools -1 & Speed -1 
第4週
3/17  Speed -2 & Hspice 
第5週
3/24  Speed -3 & Wire -1 
第6週
3/31  Wire -2 & Power 
第7週
4/07  Sequencing -1 
第8週
4/14  Exam -1 
第9週
4/21  (1:20 提早上課)CAD Tools -2 
第10週
4/28  (1:20 提早上課)CAD Tools -3 & Sequencing -2 
第11週
5/05  Datapath -1 
第12週
5/12  Datapath -2 
第13週
5/19  Datapath -3 & Testing 
第14週
5/26  Memory -1 
第15週
6/02  Memory -2 
第16週
6/09  Exam -2 (改以其他形式進行成績評量) 
第17週
6/16  Supplementary Material 
第18週
6/23  Moved to 3/10, 4/21, 4/28