課程資訊
課程名稱
高等積體電路設計
ADVANCED INTEGRATED CIRCUIT DESIGN 
開課學期
98-2 
授課對象
電機資訊學院  電子工程學研究所  
授課教師
盧奕璋 
課號
EE5142 
課程識別碼
921 U9360 
班次
 
學分
全/半年
半年 
必/選修
選修 
上課時間
星期二6,7,8(13:20~16:20) 
上課地點
電二225 
備註
總人數上限:80人 
Ceiba 課程網頁
http://ceiba.ntu.edu.tw/982aicd 
課程簡介影片
 
核心能力關聯
本課程尚未建立核心能力關連
課程大綱
為確保您我的權利,請尊重智慧財產權及不得非法影印
課程概述

1. CMOS Processing Technology (2 weeks)
2. Emerging Devices (2 weeks)
3. Timing Issues (2 weeks)
4. Reliability Issues (2 weeks)
5. Signaling Issues (2 weeks)
6. Arithematic Units and Memory (2 weeks)
7. Biochip Related (2 weeks)
 

課程目標
本課程內容主要為CMOS積體電路設計與佈局之介紹,選修本課程同學將習得積體電路設計的進階技術。 
課程要求
1. 成績評量
Midterm 30%
Final 30%
Homeworks/Project 40%

2. 預修科目
Integrated Circuit Design 
預期每週課後學習時數
 
Office Hours
 
參考書目
A. Chandrakasan, W. J. Bowhill, and F. Fox, Design of High-Performance Microprocessor Circuits, Wiley-IEEE, 2000.
J. M. Rabaey, A. Chandrakasan, B. Nikolic, Digital Integrated Circuits 2nd Ed., Prentice-Hall, 2003.
N. Weste and D. Harris, CMOS VLSI Design, A Circuits and Systems Perspective, 3rd Ed., Addison-Wesley, 2005. 
指定閱讀
 
評量方式
(僅供參考)
 
No.
項目
百分比
說明
1. 
Homework/Project 
40% 
HW1~4 6%; Project 16% 
2. 
Midterm 
30% 
 
3. 
Final 
30% 
 
 
課程進度
週次
日期
單元主題
第1週
2/23  CMOS Processing Technology – I 
第2週
3/02  CMOS Processing Technology – II 
第3週
3/09  Emerging Devices - I 
第4週
3/16  Emerging Devices – II 
第5週
3/23  Timing Issues – I 
第6週
3/30  Timing Issues – II 
第7週
4/06  Holiday 
第8週
4/13  Reliability Issues – I 
第9週
4/20  Reliability Issues – II 
第10週
4/27  Midterm 
第11週
5/04  Signaling Issues – I 
第12週
5/11  Signaling Issues – II 
第13週
5/18  Arithmetic Unit and Memory Design – I 
第14週
5/25  Arithmetic Unit and Memory Design – II 
第15週
6/01  Biochip Related– I 
第16週
6/08  Biochip Related– II 
第17週
6/15  Project Presentation 
第18週
6/22  Final