課程名稱 |
數位訊號處理架構設計 Digital Signal Processing in Vlsi Design |
開課學期 |
112-2 |
授課對象 |
重點科技研究學院 積體電路設計與自動化碩士學位學程 |
授課教師 |
楊家驤 |
課號 |
EE5141 |
課程識別碼 |
921 U9330 |
班次 |
|
學分 |
3.0 |
全/半年 |
半年 |
必/選修 |
選修 |
上課時間 |
星期四2,3,4(9:10~12:10) |
上課地點 |
明達205 |
備註 |
總人數上限:30人 |
|
|
課程簡介影片 |
|
核心能力關聯 |
本課程尚未建立核心能力關連 |
課程大綱
|
為確保您我的權利,請尊重智慧財產權及不得非法影印
|
課程概述 |
1. Basics of VLSI signal processing
2. Architectural transformation
3. Iterative and bit-level arithmetic
4. Digital filters
5. FFT
6. Time and frequency analysis
7. Wordlength optimization
8. Basics of digital circuits
9. Power reduction
10. Circuit optimization
11. Low energy implementation
12. Ultra low power design
13. Design examples |
課程目標 |
1. 介紹數位訊號處理架構設計的基本技巧與常用模組
2. 本課程的重點是積體電路之硬體架構設計與低功耗電路設計 |
課程要求 |
Homework: 30%
Midterm: 30%
Final project: 40%
|
預期每週課後學習時數 |
|
Office Hours |
|
指定閱讀 |
No textbook
|
參考書目 |
- D. Markovic and R. W. Brodersen: DSP Architecture Design Essentials, Springer, 2012
- K. K. Parhi, VLSI Digital Signal Processing Systems: Design and Implementation, Wiley, 1999
- J. Rabaey, A. Chandrakasan, B. Nikolić, Digital Integrated Circuits: A Design Perspective, 2nd Edition, Prentice Hall 2003 |
評量方式 (僅供參考) |
|
週次 |
日期 |
單元主題 |
第1週 |
|
No Class (Make-up class will be provided) |
第2週 |
|
Introduction, Basics of VLSI Signal Processing |
第3週 |
|
Digital Filters |
第4週 |
|
Iterative and Bit-Level Arithmetics |
第5週 |
|
Fast Fourier Transform (FFT) Module |
第6週 |
|
Basics of Digital Circuits, Power Reduction |
第7週 |
|
No Class (National Holiday) |
第8週 |
|
Time-Frequency Analysis |
第9週 |
|
Midterm |
第10週 |
|
Circuit Optimization, Low-Energy Implementations |
第11週 |
|
Ultra-Low Power/Voltage Design, Wordlength Optimization |
第12週 |
|
Multi-Antenna Decoders |
第13週 |
|
Bioinformatics/Biosignal Processors |
第14週 |
|
ML for VLSI/AI Processors |
第15週 |
|
AI Processors |
第16週 |
|
(Invited talk) |
第17週 |
|
Final Project Presentation |
|