課程名稱 |
系統構裝電源完整度 Power Integrity for System-in-Packages |
開課學期 |
111-1 |
授課對象 |
電機資訊學院 電信工程學研究所 |
授課教師 |
吳瑞北 |
課號 |
CommE5040 |
課程識別碼 |
942 U0540 |
班次 |
|
學分 |
3.0 |
全/半年 |
半年 |
必/選修 |
選修 |
上課時間 |
星期三2,3,4(9:10~12:10) |
上課地點 |
|
備註 |
總人數上限:80人 |
|
|
課程簡介影片 |
|
核心能力關聯 |
核心能力與課程規劃關聯圖 |
課程大綱
|
為確保您我的權利,請尊重智慧財產權及不得非法影印
|
課程概述 |
系統構裝由多層多導體結構組成,由於數位系統發展使訊號傳輸已達數Giga bps甚至更高,其頻率成份已從涵括基頻到數GHz微波波段,因此系統構裝的電源分佈結構會面臨許多由於電磁效應產生的問題,需要建立適當的模型、分析與設計,以維持電源分佈的品質。課程將從理論與實際兩方面介紹同學各項觀念,含平行電板傳輸線理論、同步切換雜訊、巨模型化技術、目標阻抗設計及實例應用等。 |
課程目標 |
系統構裝使用多層結構提供晶片電源,電源分佈會受到平板共振、以及平板與傳輸線耦合的切換雜訊等因素影響,造成電源完整度的問題。本課程將從電磁場的角度介紹上述問題的成因,並利用電路的理論進行模型的建立及模擬分析,最後且以實例介紹改良設計方法,使電源分佈網路的電源品質可以改善,以了解類比電路設計及整合系統構裝的電源及訊號設計,進而建立研發高速數位系統的基礎。 |
課程要求 |
預修課程:電子學、電路學、電磁學、修過訊號完整度者尤佳 |
預期每週課後學習時數 |
|
Office Hours |
|
指定閱讀 |
|
參考書目 |
相關IEEE期刊論文,課堂中另行提供。
K. S. Oh and X. Yuan, High-Speed Signaling: Jitter Modeling, Analysis, and Budgeting, Prentice Hall, 2011. |
評量方式 (僅供參考) |
No. |
項目 |
百分比 |
說明 |
1. |
作業 |
30% |
包含程式題 |
2. |
期中考 |
30% |
|
3. |
期末報告 |
40% |
選擇相關主題、近期論文報告 |
|
|