課程資訊
課程名稱
電腦輔助積體電路系統設計
Computer-aided Vlsi System Design 
開課學期
111-1 
授課對象
電機資訊學院  電子工程學研究所  
授課教師
楊家驤 
課號
EEE5022 
課程識別碼
943 U0240 
班次
 
學分
3.0 
全/半年
半年 
必/選修
選修 
上課時間
星期二7,8,9(14:20~17:20) 
上課地點
明達205 
備註
ICS組與EDA組碩士生在學期間,二選一核心必修課程之一。
總人數上限:100人 
 
課程簡介影片
 
核心能力關聯
核心能力與課程規劃關聯圖
課程大綱
為確保您我的權利,請尊重智慧財產權及不得非法影印
課程概述

Computer-Aided VLSI System Design 

課程目標
在此門課中,學生將學會如何設計超大型積體電路與系統 (VLSI circuit and system),並且使用標準邏輯單元設計的正規流程,學期中也會大量的使用到電子設計自動化軟體 (EDA tool)。 
課程要求
11次課堂實驗
5次作業
1次期中考
1次團體期末專題 
預期每週課後學習時數
 
Office Hours
 
參考書目
課程講義 
指定閱讀
 
評量方式
(僅供參考)
 
No.
項目
百分比
說明
1. 
課堂參與 (實驗) 
5% 
 
2. 
作業 
30% 
 
3. 
期中考 
30% 
 
4. 
期末專題 
35% 
 
 
課程進度
週次
日期
單元主題
第01週
09/06  課程介紹 
第02週
09/13  硬體描述語言 - Verilog (1) 
第03週
09/20  硬體描述語言 - Verilog (2) 
第04週
09/27  硬體描述語言 - Verilog (3) 
第05週
10/04  硬體描述語言 - Verilog (4) 
第06週
10/11  邏輯合成 (1) 
第07週
10/18  邏輯合成 (2) 
第08週
10/25  靜態時序分析 
第09週
11/01  期中考 
第10週
11/08  期中考閱卷及期末專題公布 
第11週
11/15  自動化佈局繞線 (1) 
第12週
11/22  自動化佈局繞線 (2) 
第13週
11/29  自動化佈局繞線 (3) 
第14週
12/06  晶片物理驗證 - PVS/DRC/LVS 
第15週
12/13  形式驗證 
第16週
12/20  高階邏輯合成 
第17週
12/27  期末專題報告