課程名稱 |
電腦輔助積體電路系統設計 Computer-aided Vlsi System Design |
開課學期 |
106-2 |
授課對象 |
電機資訊學院 生醫電子與資訊學研究所 |
授課教師 |
楊家驤 |
課號 |
EEE5022 |
課程識別碼 |
943 U0240 |
班次 |
|
學分 |
3.0 |
全/半年 |
半年 |
必/選修 |
選修 |
上課時間 |
星期二7,8,9(14:20~17:20) |
上課地點 |
明達205 |
備註 |
總人數上限:180人 |
Ceiba 課程網頁 |
http://ceiba.ntu.edu.tw/1062EEE5022_ |
課程簡介影片 |
|
核心能力關聯 |
核心能力與課程規劃關聯圖 |
課程大綱
|
為確保您我的權利,請尊重智慧財產權及不得非法影印
|
課程概述 |
Computer-Aided VLSI System Design |
課程目標 |
Verilog, Synthesis, DFT/ATPG, Static Timing Analysis, Placement and Routing, DRC/LVS/LPE, Verification |
課程要求 |
9 Labs, 7 Homework Assignments, 1 Midterm, 1 Group Final Project |
預期每週課後學習時數 |
|
Office Hours |
|
參考書目 |
TBA |
指定閱讀 |
TBA |
評量方式 (僅供參考) |
|
週次 |
日期 |
單元主題 |
第1週 |
2/27 |
Introduction (Lab 0) |
第2週 |
3/06 |
Verilog - I |
第3週 |
3/13 |
Verilog - II |
第4週 |
3/20 |
Verilog - III |
第5週 |
3/27 |
Verilog - IV (Lab 2) |
第6週 |
4/03 |
Holiday |
第7週 |
4/10 |
Synthesis - I |
第8週 |
4/17 |
Synthesis - II (Lab 3) |
第9週 |
4/24 |
Testing (Lab4) |
第10週 |
5/01 |
Static Timing Analysis (Lab 5) |
第11週 |
5/08 |
Midterm |
第12週 |
5/15 |
Cadence Formal Verification (JasperGold) |
第13週 |
5/22 |
Placement (Lab 6) |
第14週 |
5/29 |
Routing (Lab 7) |
第15週 |
6/05 |
DRC/LVS/LPE (Lab 8) |
第16週 |
6/12 |
Verification (Lab 9) |
第17週 |
6/19 |
FPGA |
|